中国开放指令生态(RISC-V)联盟将于7月18日,召开 “CRVA联盟技术研讨会(CRVA Technical Seminar, CRVS 2020)”。会议将紧密围绕基于RISC-V的芯片生态的关键技术问题,分享RISC-V处理器设计、开发工具、IP核与SoC以及系统软件等领域的前沿研发成果,共同推动开源芯片设计理念的繁荣发展。

会议日期:2020年7月18日
会议形式:线上网络会议

            

一.议题:


会议聚焦技术经验分享,面向在RISC-V生态上取得阶段性技术突破的领域专家,公开征集报告:

  • RISC-V处理器核设计,覆盖乱序高性能核、低功耗等多种设计

  • 基于FPGA 和IC 的RISC-V芯片设计

  • 编译器,工具链(调试器、跟踪器、加载器等)和RISC-V系统软件支持

  • 开源EDA设计流程(如RTL仿真器,综合,DFT,布局布线等)

  • 领域专用体系结构设计(如AI、IoT、自动驾驶等)

  • 基于RISC-V的安全体系结构设计

  • RISC-V的系统软件及应用软件接口规范等

  • RISC-V在教学领域的实践

二、程序委员会:


主席:

  • 包云岗   中科院计算所

委员会(按姓名拼音排序):

  • 陈   岚    中科院微电子所

  • 陈   渝    清华大学

  • 丁   然    珠海全志

  • 胡振波   芯来科技

  • 孟建熠   阿里平头哥

  • 宋   威   中科院信工所

  • 孙轶群   优矽科技

  • 谭章熹   帕特森RISC-V国际开源实验室(RIOS)

  • 唐   丹   中科院计算所

  • 武延军   中科院软件所

  • 易江芳   北京大学

  • 张先轶   澎峰科技

三、会议议程


1.1主题Session 1 (上午9:00 - 11:45):

时间

内容

报告人

09:00-09:05

开场致辞

09:05-09:10

嘉宾致辞

包云岗

Session:RISC-V生态  Chaired by 宋威(中科院信工所)

09:10-09:35  

DMR:一款RISC-V架构的乱序超标量通用处理器核
孙彩霞(国防科技大学计算机学院) [video][slides]


09:35-10:00  

NutShell-本科生设计的可运行Linux的RISC-V芯片
王华强(中国科学院大学)  [video][slides]


10:00-10:25  

面向AIoT的RISC-V原生操作系统研究
于佳耕(中科院软件所) [video][slides]


休息 5 分钟

10:30-10:55  

RISC-V Vector指令集及定制指令在Gem5仿真平台下的实践
欧阳鑫(希姆计算)  [video][slides]


10:55-11:20  

基于RISC-V向量指令集优化OpenBLAS和OpenCV的初步进展
张先轶(澎峰科技) [video][slides]


11:20-11:45  

基于Python的“RISC-V+通用AI”SoC框架PyYard
陈若晖(华南理工大学)  [video][slides]


会议结束

1.2 主题Session 2 (下午13:30 - 17:30): 

时间

内容

报告人

Session: RISC-V 处理器及IP设计 Chaired by 张先轶(澎峰科技)

13:30-13:55

“双模”可配置RISC-V处理器IP设计和实现
李海忠(芯来科技)  [video][slides]


13:55-14:20

Use RISC-V to build programmable DSA AI Processor
詹荣开(希姆计算)  [video]

14:20-14:45

基于RISC-V指令集的Egret处理器设计
王旭(厦门半导体投资集团有限公司)  [video][slides]


14:45-15:10

分布式执行单元的思想与应用
刘权胜(上海赛昉科技有限公司(StarFiveTech))  [video][slides]


15:10-15:35

基于RISC-V的智能语音交互系统
曾宪仁(深圳优矽科技)  [video][slides]


休息 5 分钟

Session: RISC-V指令扩展   Chaired by 吕方(中科院计算所)

15:40-16:05

RISC-V 向量扩展在Clang/LLVM中的支持
王鹏(中国科学院软件所,智能软件中心)  [video][slides]


16:05-16:30

基于RVV-0.8 SPEC的VPU的设计与集成
梁展豪(深圳优矽科技)  [video][slides]


16:30-16:55

基于LLVM实现RISC-V用户自定义指令支持---以玄铁C910为例
陈影(中国科学院软件所,智能软件中心)  [video][slides]


16:55-17:20

RISC-V Vector Performance Analysis
叶锡聪(深圳优矽科技)  [video][slides]


17:20-17:30

总结发言

会议结束

1.3主题Session 3 (下午13:30 - 17:55):

时间

内容

报告人

Session: RISC-V验证平台和SoC平台 Chaired by 常轶松(中科院计算所)

13:30-13:55

支持一致性缓存的Spike仿真器
宋威(中国科学院信息工程研究所,信息安全国家重点实验室)  [video][slides]


13:55-14:20

RISC-V QEMU Support for Nuclei SoC Emulation
高志远(首尔大学)  [video][slides]


14:20-14:45

开源处理器敏捷软硬件协同验证基础平台实现
陈欲晓(中国科学院计算技术研究所)  [video][slides]


14:45-15:10

基于开源测试激励的RV64验证
倪晓强(国防科技大学计算机学院)  [video][slides]


15:10-15:35

基于RISC-V的SoC FPGA芯片互联架构方案
周文(京微齐力科技有限公司)  [video][slides]


休息 5 分钟

Session: RISC-V基础软件和工具 Chaired by 吴伟(中科院软件所)

15:40-16:05

面向64位RISC-V的基础数学库自动化移植
曹浩(数学工程与先进计算国家重点实验室)  [video][slides]


16:05-16:30

基于图形化EDA设计的RISC-V教学实践
赖晓铮 (华南理工大学)  [video][slides]


16:30-16:55

The standardized boot flow for RISC-V platforms 
Jagan Teki(Amarula Solutions,India)  [video][slides]


16:55-17:20

OpenEuler4RISC-V: 构建OpenEuler面向RISC-V的操作系统
周鹏(中科院软件所;OpenEuler sig RISC-V)  [video][slides]


17:20-17:45

开源开放的RISC-V嵌入式软件平台探索
方华启(芯来科技Nuclei) [video][slides]


17:45-17:55

总结发言

会议结束

1.4主题Session 4 (下午13:30 - 18:00):

时间

内容

报告人

Session4A: 中国开放指令(RISC-V)联盟河南分中心技术报告会Chaired by 李栋(中科院计算所大数据研究院)

13:30-13:55

报告1

包云岗

13:55-14:20

报告2

张涛

14:20-14:45

面向RISC-V的系统软件及生态

武延军

14:45-15:10

智联网(AIoT)数据产业报告

孙冶平

休息 5 分钟

Session 4B: 智联网(AIoT)数据感知实验室第一届学术委员会会议暨河南智慧岛智联网(AIoT)产业联盟筹备会Chaired by 王元卓(中科院计算所大数据研究院)

15:15-15:20

开场致辞

主持人

15:20-15:25

领导致辞

魏宁娣

15:25-15:30

嘉宾合影

15:30-16:00

智联网(AIoT)数据感知实验室发展报告

李栋

16:00-16:30

智联网(AIoT)数据感知实验室建设研讨结论

主持人

16:30-17:30

讨论成立河南智慧岛智联网(AIoT)产业联盟相关的宗旨、组织形式、章程等

主持人

17:30-18:00

筹建河南智慧岛智联网(AIoT)产业联盟相关结论

筹备委员会

18:00

会议结束


指导单位:
中央网信办信息化发展局
工信部信息化和软件服务业司
中科院科技促进发展局

主办单位:
中国开放指令生态(RISC-V)联盟
河南省郑州市郑东新区管理委员会

协办单位:
中国开放指令生态(RISC-V)联盟河南分中心
河南省物联网行业协会
河南省大数据与人工智能专家委员会
中科院计算技术研究所大数据研究院

中国开放指令生态(RISC-V)联盟秘书处
  2020年6月27日